除了获得PCIe 6.0的基础更新,CXL联盟还调整了固定数据包FLIT的大小,原本的CXL 1.X和CXL 2.0使用了68 bytes数据包,在CXL 3.0直接升级到了256 bytes,给CXL 3.0引入的复杂拓扑提供了基础,另外CXL 3.0还引入了一种低延迟FLIT模式,通过将CRC分解成128 bytes的FLIT颗粒进行和传输,以减轻物理层中存储和转发的开销。
【三星发力新一代内存技术CXL 近期申请多个相关商标】《科创板日报》20日讯,近期,三星申请了多个CXL产品相关商标,引起各界关注。据《韩国先驱报》援引业内人士消息称,三星近期申请的商标包括三星CMM-D、三星CMM-DC、三星CMM-H和三星CMM-HC。
例如,在今年10月,三星展示了其在CXL技术方面的进展,CXL是一种旨在提高CPU、GPU和内存之间数据传输效率和速度的技术,有望在下一代AI和计算工作负载中发挥关键作用,其计划在2024年底前量产符合CXL 2.0协议的256GB CMM-D,且同联想一道完成了业界首个 128GB CMM-D CXL 内存模块联合验证。